方案概述

      此方案设计是拼图处理板输出可以直接驱动LED屏,相当于将LED屏发送卡,直接与LED拼图处理器集成。

无人机低延时编码端设计原理图

  • 方案说明
  • 设计特点
  • 实例展示
  •       2入2出LED拼图驱动板采用一片低成本的FPGA设计实现,其设计框图如图1所示。
          由图1所示,图像处理板的核心是FPGA,其上连接有4片DDR3内存芯片,用于缓存图像,FPGA还连接有2路图像输入,图像输入芯片可采用支持4K2K p30的HDMI输入接口芯片和VGA/DVI图像接口芯片。图像输出是采用网络PHY芯片,可以直接支持RJ45网线连接,直接连接LED屏的接收板。
          FPGA是在一片单片机的控制下工作的,单片机通过串口、网口、或面板按键等界面与外部连接,接收操作指令。
          另外,此图像处理板还有一个“板对板接头”,用此接头可将2块或多块同样的图像驱动板连接起来。

                             本设计方案,实例请访问>>>>>>图像记录系统设计框图
  •    ✭  支持2路图像输入,支持DVI或VGA图像输入
       ✭  一路输入选用300M HDMI输入芯片,可支持4K2K p30图像输入,也可以支持1920x1080p120图像输入
       ✭  直接支持RJ45网线连接,直接连接LED屏的接收板
       ✭  输出图像可以任意缩小、放大、开窗口、叠加等图像处理
       ✭  输出图像可以拼接画面
       ✭  输出分辨率支持1920x1080p120图像显示

                             本设计方案,实例请访问>>>>>>图像记录系统设计框图
  •                         图像记录系统设计框图